Процессоры семейства Intel Nova Lake могут не получить ожидаемой поддержки важных наборов инструкций AVX10, APX и AMX

Intel всё ещё завершает подготовку спецификаций для следующего поколения процессоров Nova Lake. Уже разработана микроархитектура ядер, завершены и модернизированы конструкции NPU, а набор инструкций окончательно утвержден.

Однако есть признаки того, что эти потребительские чипы вновь могут не получить поддержку новых инструкций AVX10, APX и AMX, созданных для ускорения 512-битных векторных и матричных операций, применяемых в задачах создания контента, кодировании, искусственном интеллекте и других областях, и оставшихся эксклюзивными для серверных процессоров Intel Xeon. Согласно последнему патчу для компилятора GCC, начальная версия поддержки Nova Lake не включает эти расширения, что может свидетельствовать об их отсутствии в следующем поколении потребительских CPU.

Ранее Intel приняла решение отключить поддержку AVX-512 для клиентских процессоров Alder Lake и Raptor Lake, ограничив расширенные 512-битные потоки данными только для серверных линий Xeon. Этот патч GCC, похоже, противоречит заявлениям из августа, когда Intel анонсировала поддержку AVX10.2 для «будущих процессоров Intel Core» в рамках библиотеки oneDNN, что предположительно касалось серии Nova Lake. Пока что необходимо дождаться дополнительной информации или официальных подтверждений от Intel о включении AVX10, APX и AMX в 52-ядерные модели Nova Lake.

Если поддержка этих технологий все же реализована, это станет настоящим прорывом для потребителей, создателей контента, геймеров и рабочих станций — благодаря возможностям быстрого векторного и матричного ускорения на 52 ядрах. Для сравнения, AMD уже представила полную поддержку AVX-512 на базе архитектуры Zen 5 во всей линейке своих продуктов, что обеспечивает существенный прирост производительности в оптимизированных приложениях как для настольных, так и для серверных систем. Это стало первым случаем, когда AMD не эмулировала 512-битный AVX, требовавший разделения данных на два 256-битных блока для обработки за два цикла.

В последнем патче теперь поддерживаются следующие инструкции:

Источник: www.playground.ru

0 0 голоса
Рейтинг новости
1
0
Подписаться
Уведомить о
0 комментариев
Межтекстовые Отзывы
Посмотреть все комментарии