Анонимный источник под ником Sepeuwmjh предоставил слайды из презентации AMD, посвященной следующему поколению серверных процессоров EPYC "Venice".
Утечка информации подтверждает, что линейка процессоров Venice будет использовать конфигурацию, включающую до 8 CCD (Core Complex Die) с дизайном ядер Zen6 или Zen6c (плотные ядра). Каждый CCD будет иметь до 12 ядер Zen6. Это означает, что следующая конфигурация серверных чипов EPYC будет иметь либо 96 ядер Zen6, либо 256 ядер Zen6c. Кроме того, каждый CCD получит 128 МБ кэша третьего уровня, что в общей сложности обеспечит 1 ГБ кэша L3.
По слухам, линейка EPYC Venice будет представлена в двух вариантах, специально для сокетов SP7 и SP8. Кроме того, сообщается, что последний будет ограничен 128 ядрами Zen6c или 96 ядрами Zen6 с TDP 350-400 Вт, в то время как модели для SP7 будут включать до 256 ядер, то есть только реализации Zen6c и еще более высокий TDP 600 Вт.
Недавно AMD подтвердила, что линейка процессоров Venice станет первой для HPC, которая будет использовать технологический процесс N2 от TSMC.
Скорее всего, компания AMD объявит спецификации линейки EPYC 9006 на мероприятии Advancing Al в июне. В настоящее время нет информации о линейке Ryzen 10-го поколения, которая, как ожидается, будет использовать 12-ядерные CCD на архитектуре Zen6.
И, если AMD планирует сохранить сокет AM5 для следующего поколения процессоров, это подтвердит возможную поддержку до 24 физических ядер в максимальной конфигурации.
Источник: www.playground.ru